User Tools

Site Tools


docs:thesis:start

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
docs:thesis:start [2019/06/07 16:02]
marek.idzik [PhD thesis]
docs:thesis:start [2026/01/29 14:44] (current)
marek.idzik [Bachelor thesis]
Line 1: Line 1:
 ===== PhD thesis ===== ===== PhD thesis =====
   * {{:​docs:​thesis:​kulis_phd.pdf| Szymon Kulis, Development of prototype luminosity detector modules for future experiments on linear colliders, 2013}}   * {{:​docs:​thesis:​kulis_phd.pdf| Szymon Kulis, Development of prototype luminosity detector modules for future experiments on linear colliders, 2013}}
-  * {{:​docs:​thesis:​dominikprzyborowskiphd2015.pdf|Dominik Przyborowski,​ 2015}} +  * {{:​docs:​thesis:​dominikprzyborowskiphd2015.pdf|Dominik Przyborowski, Zastosowanie submikronowych technologii VLSI w rozwoju wielokanałowych układów scalonych do odczytu detektorów cząstek jonizujących, 2015}} 
-  * {{:​docs:​thesis:​thesismia.pdf|Mohammed Imran Ahmed, 2015}} +  * {{:​docs:​thesis:​thesismia.pdf|Mohammed Imran Ahmed, New pixel detectors in SOI technology for particle physics applications, 2015}} 
-  * {{:​docs:​thesis:​phd_firlej2015.pdf|Mirosław Firlej, 2015}} +  * {{:​docs:​thesis:​phd_firlej2015.pdf|Mirosław Firlej, SALT readout ASIC for LHCb upgrade experiment – clock generation and data transmission, 2015}} 
-  * {{:​docs:​thesis:​moron_phd.pdf|Jakub Moroń, 2015}} +  * {{:​docs:​thesis:​moron_phd.pdf|Jakub Moroń, Development of novel low-power, submicron CMOS technology based, readout system for 
 +luminosity detector in future linear collider, 2015}} 
 +  * {{:​docs:​thesis:​dasgupta_phd.pdf|Roma Bugiel, ​ Beam test studies of monolithic pixel structures for CLIC vertex detector, 2019}} 
 +  * {{:​docs:​thesis:​bugiel_phd.pdf|Szymon Bugiel, ​ Development of monolithic pixel detectors, 2019}} 
 +  * {{:​docs:​thesis:​molenda_phd_thesis-compressed.pdf|Aleksandra Molenda, ​ CMOS Technologies in Detector Readout Systems of Modern Particle Physics Experiments,​ 2024}}
 ===== Master thesis ===== ===== Master thesis =====
   * {{:​docs:​thesis:​gajewski_mgr.pdf| Jan Gajewski, Ksztaltowanie impulsow i optymalizacja szumowa systemu odczytu sygnalow z detektora polprzewodnikowego,​ 2007}}   * {{:​docs:​thesis:​gajewski_mgr.pdf| Jan Gajewski, Ksztaltowanie impulsow i optymalizacja szumowa systemu odczytu sygnalow z detektora polprzewodnikowego,​ 2007}}
Line 25: Line 28:
   * {{:​docs:​thesis:​gozdur_mgr.pdf| Sabina Gozdur, Projekt referencyjnego źródła napięcia w głęboko submikronowej technologii CMOS 130nm, 2015}}   * {{:​docs:​thesis:​gozdur_mgr.pdf| Sabina Gozdur, Projekt referencyjnego źródła napięcia w głęboko submikronowej technologii CMOS 130nm, 2015}}
   * {{:​docs:​thesis:​murdzek_mgr.pdf| Jan Murdzek, Projekt elektroniki front-end dla detektora swietlnosci w przyszłym zderzaczu liniowym, 2017}}   * {{:​docs:​thesis:​murdzek_mgr.pdf| Jan Murdzek, Projekt elektroniki front-end dla detektora swietlnosci w przyszłym zderzaczu liniowym, 2017}}
 +  * {{:​docs:​thesis:​tolarczyk_mgr.pdf| Wiktoria Tolarczyk, Projekt wzmacniacza operacyjnego Rail-to-rail Input Output w klasie AB, 2025}}
 +  * {{:​docs:​thesis:​prus_mgr.pdf| Patryk Prus, Rozwój 10-bitowego ADC typu SAR, o ultra-niskim poborze mocy, w technologii CMOS 130 nm, 2025}}
 +
 ===== Bachelor thesis ===== ===== Bachelor thesis =====
  
Line 31: Line 37:
   * {{:​docs:​thesis:​zuzak_inz.pdf| Rafal Zuzak, Oprogramowanie urzadzen pracujacych w standardze General Purpose-Interface Bus (GP-IB), 2007}}   * {{:​docs:​thesis:​zuzak_inz.pdf| Rafal Zuzak, Oprogramowanie urzadzen pracujacych w standardze General Purpose-Interface Bus (GP-IB), 2007}}
   * {{:​docs:​thesis:​moron_firlej_inz.pdf| Jakub Moron, Miroslaw Firlej, Projektowanie interfejsu USB w oparciu o programowalne uklady logiczne (Field Programmable Gate Array), 2008}}   * {{:​docs:​thesis:​moron_firlej_inz.pdf| Jakub Moron, Miroslaw Firlej, Projektowanie interfejsu USB w oparciu o programowalne uklady logiczne (Field Programmable Gate Array), 2008}}
 +  * {{:​docs:​thesis:​tolarczyk_inz.pdf| Wiktoria Tolarczyk, Projekt przetwornika cyfrowo-analogowego w submikronowej technologii CMOS, 2023}}
 +  * {{:​docs:​thesis:​uljasz_inz.pdf| Maciej Uljasz, Qualification tests of FLAXE - a dedicated front-end ASIC for the readout of semiconductor detectors, 2025}}
/services/www/http/wiki/data/attic/docs/thesis/start.1559916159.txt.gz · Last modified: 2019/06/07 16:02 by marek.idzik