This is an old revision of the document!
Implementacja i badanie potokowego przetwornika ADC
Cel ćwiczenia
Większość sygnałów w otaczającym nas świecie to sygnały analogowe (ciągłe zarówno w dziedzinie czasu jak i co do wartości). Ze względu na ograniczenia sprzętowe w systemach cyfrowych operujemy na sygnałach dyskretnych (zarówno w dziedzinie czasu jak i wartości). Aby możliwe więc było przetwarzanie cyfrowe koniecznym jest przetworzenie sygnałów analogowych na postać cyfrową zanim poddane zostaną dalszej obróbce.
Jedną z popularniejszych architektur przetworników analogowo-cyfrowych (ADC) jest architektura potokowa (pipeline ADC [ref]). Celem tego laboratorium jest:
Zapoznanie się z zasadą działania potokowego przetwornika analogowo-cyfrowego
Zapoznanie się z podstawowymi metrykami statycznymi opisującymi jakość działania przetwornika ADC. W szczególności nieliniowość różniczkowa (DNL), nieliniowość całkowa (INL) oraz efektywna liczba bitów (ENOB)
Zbadanie wpływu parametrów modelu przetwornika (wzmocnienie stopnia, offset komparatora) na jakość pracy przetwornika (tj. jego statyczne metryki)
Implementacja modelu analogowo-cyfrowego przetwornika potokowego
Podstawowa architektura N-bitowego potokowego przetwornika analogowo cyfrowego została zaprezentowana na rysunku \ref{}. Składa się on z N identycznych bloków MDAC (
Plan ćwiczenia
implementacja parametryzowalnego modelu przetwornika potokowego (wzmocnienie, napięcie komparatorów)
badanie funkcji przejścia przetwornika
badanie parametrów statycznych przetwornika metodą histogramową
badanie wpływu parametrów modelu (np. wzmocnienie) na parametry statyczne